Gratis Versand in ganz Österreich
Bookbot

Ulrich Golze

    VLSI Chip Design with the Hardware Description Language VERILOG
    Der RISC-Prozessor TOOBSIE
    VLSI-Entwurf eines RISC-Prozessors
    • 2014

      VLSI-Entwurf eines RISC-Prozessors

      Eine Einführung in das Design großer Chips und die Hardware-Beschreibungssprache VERILOG HDL

      • 464 Seiten
      • 17 Lesestunden

      Der moderne Entwurf großer Chips wird umfassend behandelt, wobei ein leistungsfähiger RISC-Prozessor in einer Hardware-Beschreibungssprache (HDL) spezifiziert und hierarchisch entwickelt wird. Das Buch dokumentiert den gesamten Prozess bis hin zur Übergabe des Gattermodells an den Halbleiterhersteller. Das Ergebnis ist ein Semi-Custom-Prozessor mit über 100.000 Bruttogattern und einer Rechenleistung von bis zu 40 MIPS. Zudem wird die HDL VERILOG detailliert eingeführt, unterstützt durch eine beiliegende Diskette.

      VLSI-Entwurf eines RISC-Prozessors
    • 1995

      Der Hintergrundband gibt dem Entwurfsspezialisten Gelegenheit, den großen Entwurf des RISC-Prozessors TOOBSIE an beliebiger Stelle „bis ins letzte Bit“ zu untersuchen oder den Entwurf als Ganzes für eigene Experimente oder die Entwicklung eigener CAD-Werkzeuge zu übernehmen. Hierzu gehören neben einer detaillierten Dokumentation des Befehlssatzes und den vollständigen ablauffähigen VERILOG-Modellen auch die umfangreiche graphische Gatternetzliste. Gerade die vollständige Offenlegung aller Einzelheiten dürfte das Werk von anderen Büchern, aber auch von anderen großen kommerziellen Entwürfen unterscheiden.

      Der RISC-Prozessor TOOBSIE